Отладочная плата ПЛИС Nexys A7-50T: FPGA Trainer Board от Digilent - рекомендуется для учебной программы

36 800.00 руб.
Производитель: Digilent Inc.
Модель: Nexys A7-50T
Наличие: Есть в наличии

Быстрый заказ

Пожалуйста, укажите имя и свой номер телефона, чтобы мы могли связаться с Вами

captchacaptchacaptchacaptcha

Nexys A7 - это новое название для нашей популярной платы Nexys 4 DDR, которая теперь доступна в двух вариантах исполнения ПЛИС (FPGA) !

Отладочная плата Nexys A7-50T представляет собой готовую к использованию платформу для разработки цифровых схем, разработанную для использования промышленных стандартов в образовательном процессе с той же ПЛИС Artix -7 (FPGA) от компании Xilinx. ПЛИС Artix-7 FPGA оптимизирована для высокопроизводительной логики и предлагает большую емкость, более высокую производительность и больше ресурсов, чем более ранние разработки. Благодаря своей большой высокопроизводительной ПЛИС и множеству портов USB, Ethernet и других портов Nexys A7 может принимать решения от самых разных комбинаций до мощных встроенных процессоров. Несколько встроенных периферийных устройств, в том числе акселерометр, датчик температуры, цифровой микрофон MEM, усилитель динамика и множество устройств ввода-вывода, позволяют использовать Nexys A7 для самых разных моделей без использования каких-либо других компонентов.

Отладочная плата Nexys A7-50T совместим с пакетом Vivado® Design Suite от Xilinx, а также с набором инструментов ISE®, который включает в себя ChipScope ™ и EDK. Xilinx ISE была прекращена в пользу Vivado® Design Suite.

Xilinx предлагает бесплатные версии этих наборов инструментов WebPACK ™, поэтому проекты могут быть реализованы без дополнительных затрат.

Основные возможности платформы Nexys A7 от Digilent:

Вариант исполнения Nexys A7-100T Nexys A7-50T
ПЛИС Artix-7 Part XC7A100T-1CSG324C  XC7A50T-1CSG324C
Logic Slices 15,850 (4 6-input LUTs & 8 flip flops each) 8,150 (4 6-input LUTs & 8 Flip flops each)
Block RAM 4,860 Kbits 2,700 Kbits
Clock Tiles 6 (each with PLL)  5 (each with PLL) 
DSP Slices 240 120
Internal Clock 450 MHz+ 450 MHz+
DDR2 Memory 128MiB 128MiB

Программирование: Vivado Design Suite, а также набор инструментов ISE

  • Xilinx Artix-7 FPGA  XC7A100T-1CSG324C or XC7A50T-1CSG324C
  • 15,850 logic slices, each with four 6-input LUTs and 8 flip-flops (8,150 logic slices for the A7-50T)
  • 4,860 Kbits of fast block RAM  (2,700 Kbits for the A7-50T)
  • Six clock management tiles, each with phase-locked loop (PLL) (5 clock management tiles for the A7-50T)
  • 240 DSP slices (120 DSP slices for A7-50T)
  • Internal clock speeds exceeding 450 MHz 
  • On-chip analog-to-digital converter (XADC) 
  • 128 MiB DDR2 
  • Serial Flash 
  • Digilent USB-JTAG port for FPGA programming and communication 
  • microSD card connector 
  • Ships with rugged plastic case and USB cable
  • USB-UART Bridge 
  • 10/100 Ethernet PHY 
  • PWM audio output 
  • 3-axis accelerometer 
  • 16 user switches 
  • 16 user LEDs
  • 2 tri-color LEDs 
  • PDM microphone
  • Temperature sensor 
  • 2 4-digit 7-segment displays 
  • USB HID Host for mice, keyboards and memory sticks 
  • Pmod for XADC signals 
  • 12-bit VGA output 
  • 4 Pmod ports

Написать отзыв

Ваше Имя:


Ваш отзыв: Внимание: HTML не поддерживается! Используйте обычный текст.

Оценка: Плохо           Хорошо

Введите код, указанный на картинке:




 

Быстрый заказ
Пожалуйста, укажите имя и свой номер телефона, чтобы мы могли связаться с Вами

captchacaptchacaptchacaptcha